[01164241]基于改进CORDIC算法的直接数字频率合成器
交易价格:
面议
所属行业:
电子元器件
类型:
非专利
交易方式:
资料待完善
联系人:
所在地:
- 服务承诺
- 产权明晰
-
资料保密
对所交付的所有资料进行保密
- 如实描述
技术详细介绍
本发明公开了一种基于改进CORDIC算法的直接数字频率合成器,包括:相位累加器和相位幅度转换器,其中,相位累加器位宽是32位,输出截断之后是19位;相位幅度转换器由查找表ROM、乘法器、超四旋转模块和区块选择模块组成,查找表ROM利用相位字第15-9位寻址对查找表ROM查表得到旋转的粗值,粗值经过乘法器运算后输入到超四旋转模块中,同时输入到超四旋转模块的还有9位的相位字,超四旋转模块采用超四CORDIC算法对粗值进行旋转计算,最后区块选择模块根据第18-16位对超四旋转模块输出的数据进行相应的镜像操作或者是翻转操作,从而得到最后的输出结果。本发明的有益之处在于:噪声小、转换时间短、SFDR高、硬件电路的资源消耗少。
本发明公开了一种基于改进CORDIC算法的直接数字频率合成器,包括:相位累加器和相位幅度转换器,其中,相位累加器位宽是32位,输出截断之后是19位;相位幅度转换器由查找表ROM、乘法器、超四旋转模块和区块选择模块组成,查找表ROM利用相位字第15-9位寻址对查找表ROM查表得到旋转的粗值,粗值经过乘法器运算后输入到超四旋转模块中,同时输入到超四旋转模块的还有9位的相位字,超四旋转模块采用超四CORDIC算法对粗值进行旋转计算,最后区块选择模块根据第18-16位对超四旋转模块输出的数据进行相应的镜像操作或者是翻转操作,从而得到最后的输出结果。本发明的有益之处在于:噪声小、转换时间短、SFDR高、硬件电路的资源消耗少。