X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
帮助中心 | 关于我们
欢迎来到辽阳市科技创新服务平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
当前位置: 首页 >  科技成果  > 详细页

[01583770]一种时序控制全数字DLL控制电路

交易价格: 面议

所属行业:

类型: 非专利

交易方式: 资料待完善

联系人:

所在地:

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

本实用新型提出了一种时序控制全数字DLL控制电路,通过延迟锁定环实现对DQS进行90度延迟,送至NAND Flash控制器,保证从中间采样数据,完成数据精确地写入至存储器阵列和从阵列中读取数据;所述延迟锁定环由全数字电路构成,相比传统的模拟DLL电路,本实用新型的全数字具有功耗小,可移植性好,结构简单的优点,可实现90度、180度等多个相位延迟并具有自我调节能力,其中相位延迟的具体值可由应用层软件通过CPU写寄存器配置,采用增加或者减少延迟链中的延迟单元级数,来实现所配置的延迟度数,大大提高延迟锁定环的灵活性;通过配置多条延迟链,实现NAND Flash控制器对多个通道存储器NAND Flash颗粒读写访问操作时所需的时序延迟信号。
本实用新型提出了一种时序控制全数字DLL控制电路,通过延迟锁定环实现对DQS进行90度延迟,送至NAND Flash控制器,保证从中间采样数据,完成数据精确地写入至存储器阵列和从阵列中读取数据;所述延迟锁定环由全数字电路构成,相比传统的模拟DLL电路,本实用新型的全数字具有功耗小,可移植性好,结构简单的优点,可实现90度、180度等多个相位延迟并具有自我调节能力,其中相位延迟的具体值可由应用层软件通过CPU写寄存器配置,采用增加或者减少延迟链中的延迟单元级数,来实现所配置的延迟度数,大大提高延迟锁定环的灵活性;通过配置多条延迟链,实现NAND Flash控制器对多个通道存储器NAND Flash颗粒读写访问操作时所需的时序延迟信号。

推荐服务:

主办单位:辽阳市科学技术局

技术支持单位:科易网

辽ICP备16017206号-1

辽公网安备 21100302203138号

关于我们

平台简介

联系我们

客服咨询

400-649-1633

工作日:08:30-21:00

节假日:08:30-12:00

13:30-17:30