[01853650]节省存储资源的多元LDPC码译码方法及装置
交易价格:
面议
所属行业:
电子元器件
类型:
非专利
交易方式:
资料待完善
联系人:
所在地:
- 服务承诺
- 产权明晰
-
资料保密
对所交付的所有资料进行保密
- 如实描述
技术详细介绍
本发明公开了一种多元LDPC码译码设备,主要解决现有多元LDPC码译码设备的复杂度高和占用存储资源多的问题。其设备包括加载模块、变量节点更新模块、校验节点更新模块、路由模块、卸载模块和控制逻辑模块;加载模块接收并存储解调器输出的解调信息向量,变量节点更新模块从加载模块和路由模块中读取数据并完成所有变量节点的更新,校验节点更新模块从路由模块中读取信息向量并完成校验节点的更新,路由模块存储变量节点和校验节点互相传递的信息以及它们之间的互联关系,卸载模块完成对译码结果的校验以及信息的输出,控制逻辑模块向所述各个模块发出控制信号。本发明利用迭代时间差可节省总体50%存储资源,实现了译码设备对存储资源的低需求和高效率。
本发明公开了一种多元LDPC码译码设备,主要解决现有多元LDPC码译码设备的复杂度高和占用存储资源多的问题。其设备包括加载模块、变量节点更新模块、校验节点更新模块、路由模块、卸载模块和控制逻辑模块;加载模块接收并存储解调器输出的解调信息向量,变量节点更新模块从加载模块和路由模块中读取数据并完成所有变量节点的更新,校验节点更新模块从路由模块中读取信息向量并完成校验节点的更新,路由模块存储变量节点和校验节点互相传递的信息以及它们之间的互联关系,卸载模块完成对译码结果的校验以及信息的输出,控制逻辑模块向所述各个模块发出控制信号。本发明利用迭代时间差可节省总体50%存储资源,实现了译码设备对存储资源的低需求和高效率。