X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
帮助中心 | 关于我们
欢迎来到辽阳市科技创新服务平台,请 登录 | 注册
尊敬的 , 欢迎光临!  [会员中心]  [退出登录]
当前位置: 首页 >  科技成果  > 详细页

[00283244]基于FPGA的小波变换实现结构

交易价格: 面议

所属行业: 电子元器件

类型: 发明专利

技术成熟度: 正在研发

专利所属地:中国

专利号:CN201210184720.9

交易方式: 技术转让 技术转让 技术入股

联系人: 江南大学

进入空间

所在地:江苏无锡市

服务承诺
产权明晰
资料保密
对所交付的所有资料进行保密
如实描述
|
收藏
|

技术详细介绍

摘要:本发明提供的技术方案,所述基于FPGA的小波变换实现结构包括:输入多路复用器、提升滤波器模块、配置寄存器、可配置的交叉开关单元、反馈延时组、延时寄存器组、地址发生器,提升滤波器模块的操作由配置寄存器来控制,所述输入多路复用器的输出端依次连接可配置的交叉开关单元、提升滤波器模块、延时寄存器组,地址发生器的输出端连接输入多路复用器和反馈延时组。本发明的优点是:将小波变换算法用硬件描述语言(HDL)在FPGA上实现,大大降低了复杂性,从而减少芯片面积和功耗。FPGA则可以通过并行和流水线设计实现高速的信号处理,且具有可重构能力,满足了数字信号处理的实时性要求。
摘要:本发明提供的技术方案,所述基于FPGA的小波变换实现结构包括:输入多路复用器、提升滤波器模块、配置寄存器、可配置的交叉开关单元、反馈延时组、延时寄存器组、地址发生器,提升滤波器模块的操作由配置寄存器来控制,所述输入多路复用器的输出端依次连接可配置的交叉开关单元、提升滤波器模块、延时寄存器组,地址发生器的输出端连接输入多路复用器和反馈延时组。本发明的优点是:将小波变换算法用硬件描述语言(HDL)在FPGA上实现,大大降低了复杂性,从而减少芯片面积和功耗。FPGA则可以通过并行和流水线设计实现高速的信号处理,且具有可重构能力,满足了数字信号处理的实时性要求。

推荐服务:

主办单位:辽阳市科学技术局

技术支持单位:科易网

辽ICP备16017206号-1

辽公网安备 21100302203138号

关于我们

平台简介

联系我们

客服咨询

400-649-1633

工作日:08:30-21:00

节假日:08:30-12:00

13:30-17:30